CONFIG1
2018年11月21日にて現在のURLは次のURLに移行します。
CONFIG1L |
機 能 | 設 定 (太字:初期値) |
PLLDIV |
外部OSC
周波数選択 |
[SET] [OSC分周] [OSC入力] 12: 1/12 48 MHz 10: 1/10 40 MHz 6: 1/6 24 MHz 5: 1/5 20 MHz 4: 1/4 16 MHz 3: 1/3 12 MHz 2: 1/2 8 MHz 1: 1/1 4 MHz |
CPUDIV |
システムクロック
分周選択
|
[SET] [FOSC入力] OSC4_PLL6 :OSC/4,96MHz PLL/6 OSC3_PLL4 :OSC/3,96MHz PLL/4 OSC2_PLL3 :OSC/2,96MHz PLL/3 OSC1_PLL2:OSC/1,96MHz PLL/2 |
USBDIV | USBクロック選択 |
2: 96MHz PLL/2 = 48MHz 1: OSC |
CONFIG1H | 機 能 |
設 定 (太字:初期値) |
FOSC 3-0 |
クロックモード |
[SET] [MODE] [OSC] [PLL] [RA6]
HSPLL_HS : HSPLL HS ○ - HS : HS HS - - INTOSC_HC : INTHS 内部 - - INTOSC_XT : INTX 内部 - - INTOSC_EC : INTCKO 内部 - CLKO INTOSCIO_EC: INTIO 内部 - PORT ECPLL_EC : ECPLL EC ○ CLKO ECPLLIO_EC : ECPIO EC ○ PORT EC_EC : EC EC - CLKO ECIO_EC : ECIO EC - PORT XTPLL_XT :XTPLL XT ○ - XT_XT :XT XT - - |
FCMEN |
フェールセーフ クロックモニター |
ON : 有 効 OFF: 無 効 |
IESO | 2速度スタートアップ |
ON : 有 効 OFF: 無 効 |
[補 足]
➊ OSC TYPE
HS : 高速水晶振動子
XT : 水晶振動子
EC : 外部クロック
内部: 内部クロック
➋ CLOCK DIAGRAM
➌ フェールセーフ・クロックモニター
ペリフェラル・クロックの停止を監視する機能です。
クロック停止が検出されたら、内部クロックに切り替え動作を継続します。
➍ 2速度スタートアップ
OSCがHS、XTモードの場合に有効で、OSCがスリープモードから復帰する場合に内部クロックを使
用することによりOSCの立上りの遅延をカバー出来ます。